Лучшие тарифы

выгодный
3.5 руб/мин
безлимит
160 рублей
Безлимит на свои операторы
120 руб
Безлимит
299 руб
Замечательный тариф
99 руб

Реклама

Не обеспечивает надежной доставки потока байтов.

Не обеспечивает надежной доставки потока байтов.

ТЕОРИЯ И МЕТОДЫ ОБРАБОТКИ СИГНАЛОВ - М. Актер

Не обеспечивает надежной до­ставки потока байтов. Позволяет получателю управ­лять принятием решения о том, что и когда должно быть за­прошено у отправителя

RTP

Разработан на основе TCP меха­низма.

После каждого RTP пакета не­медленно отправляют короткое сообщение с подтверждением и вводят RTCP

Обеспечивает услуги сквозной доставки данных с характери­стиками реального времени. RTCP периодически генериру­ет отчет о мониторинге достав­ки данных, минимальном кон­троле и функционале иденти­фикации.

RTCP периодически указывает качество обслуживания

Отсутствует повторная передача.

Тин и алгоритм сжатия зависят от тина среды.

ки фрагмента все строки передаются в FPGA по шине PCI и преобразуются в процессе обработки в горизонтальные 1D-DWT блоки в конвейерном режиме. Коэффициенты, вычисленные таким способом, хранятся во внутренней памяти различ­ного типа. Эти коэффициенты, соответствующие строкам самого фрагмента, хранятся в RAM с од­ним портом. Управляющий блок координирует эти операции, чтобы обеспечить обработку всего фрагмента, и отвечает за генерацию сигнала за­пуска и адресные магистрали. В конечном счете, фрагмент, над которым совершено вейвлет-пре- образование, помещают во внутреннюю RAM. Вы­числительная способность программируемого ап­паратного обеспечения оказывается очень высо­кой. На основе XC4000 Xilinx FPGA с частотой 40 МГц был разработан аппаратный прототип этого кодека, который производил сжатие изоб­ражений в 10 раз быстрее, чем процессор Athlon с частотой 1 ГГц (рис. 1).

В 2002 г. Д. Паниграхи, К.Н. Тейлор и С. Дей [11] разработали методику конфигурации аппа­ратного/программного обеспечения (HW/SW), в со­ответствии с которой совместно разрабатывают адаптивные алгоритмы и архитектура с изменяе­мой структурой. В рамках схемы создают архитек­туру, обеспечивающую требуемые гибкость и про­изводительность адаптивных алгоритмов сжатия изображений. На первом этапе адаптация необхо­дима для определения параметров адаптивных алгоритмов, которые должны быть настроены при реализации алгоритма. Затем проектируют HW/SW архитектуру с требуемыми возможностя­ми настройки, включающую перенастраиваемые программные модули, а также параметризуемые аппаратные компоненты ASIC. Поскольку про­граммные модули и аппаратные ускорители проек­тируют с учетом потребностей адаптации, непроиз­водительные затраты на динамическую адаптацию можно свести к минимуму. Кроме того, алгоритм поддерживает эффективное исполнение динами­ческих алгоритмов адаптации для выбора соответ­ствующих параметров и соответствующей на­стройки компонент. Благодаря этому была созда­на аппаратно-программная архитектура, которая обеспечивала уровень непроизводительных за­трат, соответствующий тому, что достигается за счет программного обеспечения, и производитель­ность, которую достигает ASIC. Авторы сконцен­трировали свои усилия на разработке подобной ап­паратно-программной перенастраиваемой архи­тектуры для адаптивных алгоритмов сжатия изображений для беспроводной связи.